|
|
电子电路的心脏-晶振2017-11-02 16:35来源: 传感器技术浏览数:51次
我们常把晶振比喻为数字电路的心脏,这是因为,数字电路的所有工作都离不开时钟信号,晶振直接控制着整个系统,若晶振不运作那么整个系统也就瘫痪了,所以晶振是决定了数字电路开始工作的先决条件。 我们常说的晶振,是石英晶体振荡器和石英晶体谐振器两种,他们都是利用石英晶体的压电效应制作而成。在石英晶体的两个电极上施加电场会使晶体产生机械变形,反之,如果在晶体两侧施加机械压力就会在晶体上产生电场。并且,这两种现象是可逆的。利用这种特性,在晶体的两侧施加交变电压,晶片就会产生机械振动,同时产生交变电场。这种震动和电场一般都很小,但是在某个特定频率下,振幅会明显加大,这就是压电谐振,类似于我们常见到的LC回路谐振。
作为数字电路中的心脏,晶振在智能产品中是如何发挥作用的呢?以智能家居如空调、窗帘、安防、监控等产品来说,都需要无线传输模块,它们通过蓝牙、WIFI或ZIGBEE等协议,将模块从一端发到另一端,或直接通过手机控制,而晶振就是无线模块里的核心元件,影响着整系统的稳定性,所以选择好系统使用的晶振,决定了数字电路的成败。
由于晶振在数字电路中的重要性,在使用和设计的时候我们需要小心处理: 1、晶振内部存在石英晶体,受到外部撞击或跌落时易造成石英晶体断裂破损,进而造成晶振不起振,所以在设计电路时要考虑晶振的可靠安装,其位置尽量不要靠近板边、设备外壳等。 2、在手工焊接或机器焊接时,要注意焊接温度。晶振对温度比较敏感,焊接时温度不能过高,并且加热时间尽量短。
一、问题描述 该产品为野外摄像机,内分核心控制板、sensor 板、摄像头、SD 存储卡和电池五部分组成,外壳为塑胶壳,小板仅有两个接口:DC5V 外接电源接口和数据传输的USB 接口。经过辐射测试发现有33MHz 左右的谐波杂讯辐射问题。 原始测试数据如下:
二、分析问题 该产品外壳结构塑胶外壳,是非屏蔽材料,整机测试只有电源线和USB 线引出壳体,难道干扰频点是由电源线和USB 线辐射出来的吗?故分别作了一下几步测试: ( 1 ) 仅在电源线上加磁环,测试结果:改善不明显; ( 2 ) 仅在USB 线上加磁环,测试结果:改善仍然不明显; ( 3 ) 在USB 线和电源线都加磁环,测试结果:改善较明显,干扰频点整体有所下降。 从上可得,干扰频点是从两个接口带出来的,并非是电源接口或USB 接口的问题,而是内部干扰频点耦合到这两个接口所导致的,仅屏蔽某一接口不能解决问题。 经过近场量测发现,干扰频点来之于核心控制板的一个32.768KHz 的晶振,产生很强的空间辐射,使得周围的走线和GND 都耦合了32.768KHz 谐波杂讯,再通过接口USB 线和电源线耦合辐射出来。而该晶振的问题在于以下两点问题所导致的: ( 1 ) 晶振距离板边太近,易导致晶振辐射杂讯。 ( 2 ) 晶振下方有布信号线,,这易导致信号线耦合晶振的谐波杂讯。 ( 3 ) 滤波器件放在晶振下方,且滤波电容与匹配电阻未按照信号流向排布,使得滤波器件的滤波效果变差。
三、解决对策 根据分析得出以下对策: (1)晶体的滤波电容与匹配电阻靠近CPU 芯片优先放置,远离板边; (2)切记不能在晶体摆放区域和下方投影区内布地; (3)晶体的滤波电容与匹配电阻按照信号流向排布,且靠近晶体摆放整齐紧凑; (4)晶体靠近芯片处摆放,两者间的走线尽量短而直。 可以参考如下图布局方式:
经整改后,样机测试结果如下:
四、结论 现今很多系统晶振现今很多系统晶振时钟频率高,干扰谐波能量强;干扰谐波除了从其输入与输出两条走线传导出来,还会从空间辐射出来,若布局不合理,容易造成很强的杂讯辐射问题,而且很难通过其他方法来解决,因此在PCB 板布局时对晶振和CLK 信号线布局非常重要。
(1) 耦合电容应尽量靠近晶振的电源引脚,位置摆放顺序:按电源流入方向,依容值从大到小依次摆放,容值最小的电容最靠近电源引脚。 (2) 晶振的外壳必须接地,可以晶振的向外辐射,也可以屏蔽外来信号对晶振的干扰。 (3) 晶振下面不要布线,保证完全铺地,同时在晶振的300mil范围内不要布线,这样可以防止晶振干扰其他布线、器件和层的性能。 (4) 时钟信号的走线应尽量短,线宽大一些,在布线长度和远离发热源上寻找平衡。 (5) 晶振不要放置在PCB板的边缘,在板卡设计时尤其注意该点。
1) 晶振是有源晶振的简称,又叫振荡器。英文名称是oscillator。晶体则是无源晶振的简称,也叫谐振器。英文名称是crystal.
MEMS硅晶振采用硅为原材料,采用先进的半导体工艺制造而成。因此在高性能与低成本方面,有明显于石英的优势,具体表现在以下方面:
上图是一个在谐振频率附近有与晶体谐振器具有相同阻抗特性的简化电路。其中:C1为动态电容也称等效串联电容;L1为动态电感也称等效串联电感;R1为动态电阻也称等效串联电阻;C0为静态电容也称等效并联电容。 这个等效电路中有两个最有用的零相位频率,其中一个是谐振频率(Fr),另一个是反谐振频率(Fa)。当晶体元件实际应用于振荡电路中时,它一般还会与一负载电容相联接,共同作用使晶体工作于Fr和Fa之间的某个频率,这个频率由振荡电路的相位和有效电抗确定,通过改变电路的电抗条件,就可以在有限的范围内调节晶体频率。
1 标称频率 指晶体元件规范中所指定的频率,也即用户在电路设计和元件选购时所希望的理想工作频率。 2 调整频差 基准温度时,工作频率相对于标称频率的最大允许偏离。常用ppm表示 如果ppm换算成百分号“%”为:1ppm=0.0001%。 但在大多数科技期刊中,已经不使用ppm,而改用千分号“‰”,ppm换算成‰为:1ppm=0.001‰。 ppm是指part per million,同理b,t分别表示billion和trillion。 即1ppm=10^-6数量级,类似的还有ppb,ppt等,分别是-9次和-12次。 3 温度频差 4 老化率 5 谐振电阻(Rr) 6 负载谐振电阻(RL) 指晶体元件与规定外部电容相串联,在负载谐振频率FL时的电阻。对一给定晶体元体,其负载谐振电阻值取决于和该元件一起工作的负载电容值,串上负载电容后的谐振电阻,总是大于晶体元件本身的谐振电阻。 7 负载电容(CL) 与晶体元件一起决定负载谐振频率FL的有效外界电容。晶体元件规范中的CL是一个测试条件也是一个使用条件,这个值可在用户具体使用时根据情况作适当调整,来微调FL的实际工作频率(也即晶体的制造公差可调整)。但它有一个合适值,否则会给振荡电路带来恶化,其值通常采用10pF、15pF 、20pF、30pF、50pF、∝等,其中当CL标为∝时表示其应用在串联谐振型电路中,不要再加负载电容,并且工作频率就是晶体的(串联)谐振频率Fr。用户应当注意,对于某些晶体(包括不封装的振子应用),在某一生产规范既定的负载电容下(特别是小负载电容时),±0.5pF的电路实际电容的偏差就能产生±10×10-6的频率误差。因此,负载电容是一个非常重要的订货规范指标。 8 静态电容(C0) 9 动态电容(C1) 10 动态电感(L1) 11 谐振频率(Fr) 指在规定条件下,晶体元件电气阻抗为电阻性的两个频率中较低的一个频率。根据等效电路,当不考虑C0的作用,Fr由C1和L1决定,近似等于所谓串联(支路)谐振频率(Fs)。这一频率是晶体的自然谐振频率,它在高稳晶振的设计中,是作为使晶振稳定工作于标称频率、确定频率调整范围、设置频率微调装置等要求时的设计参数。
12 负载谐振频率(FL) 指在规定条件下,晶体元件与一负载电容串联或并联,其组合阻抗呈现为电阻性时两个频率中的一个频率。在串联负载电容时,FL是两个频率中较低的那个频率;在并联负载电容时,FL则是其中较高的那个频率。对于某一给定的负载电容值(CL),就实际效果,这两个频率是相同的;而且
13 品质因数(Q) 14 激励电平(Level of drive) 15 激励电平相关性(DLD) 16 DLD2(单位:欧姆) 不同激励电平下的负载谐振电阻的最大值与最小值之间的差值。(如:从0.1uw~200uw,总共20步)。 17 RLD2(单位:欧姆) 不同激励电平下的负载谐振电阻的平均值<与谐振电阻Rr的值比较接近,但要大一些>。(如:从0.1uw~200uw,总共20步)。 18 寄生响应 2) SPUR 在最大寄生处的电阻;
1 Package石英振荡器(SPXO) 不施以温度控制及温度补偿的石英振荡器。频率温度特性依靠石英振荡晶体本身的稳定性。 2 温度补偿石英振荡器(TCXO) 3 电压控制石英振荡器(VCXO) 控制外来的电压,使输出频率能够变化或调变的石英振荡器。 4 恒温槽式石英振荡器(OCXO) 以恒温槽保持石英振荡器或石英振荡晶体在一定温度,控制其输出频率在周围温度下也能保持极小变化量之石英振荡器。 除了以上四种振荡器外,随着PLL、Digital、Memory技术的应用,其他功能的多元化石英振荡器也快速增加。
|